示波器解決對(duì)捕獲的深存儲(chǔ)數(shù)據(jù)直接進(jìn)行高清晰顯示處理
2012/12/13 9:02:10
脈寬調(diào)制(PWM)信號(hào)中偶爾可能會(huì)出現(xiàn)異常信號(hào),混合信號(hào)示波器可直接以亮點(diǎn)或其它醒目的形式將異常信號(hào)與深存儲(chǔ)器中其它信號(hào)直接區(qū)分開(kāi)來(lái),即使是單次采集,也沒(méi)有問(wèn)題,而且還可以對(duì)這些異常的亮點(diǎn)進(jìn)行放大觀察、測(cè)量和分析。從圖4種可以看到,對(duì)其中的一個(gè)亮點(diǎn)進(jìn)行放大后,發(fā)現(xiàn)該異常是正脈沖末尾處有一短暫的幅值跌落,工程師然后可以具體測(cè)量該異常信號(hào)的時(shí)間和幅值信息。
對(duì)于BGA等特殊封裝形式以及使用FPGA的電路,本身電路可測(cè)的管腳不是很多,18個(gè)或20個(gè)通道往往已是不錯(cuò),而且FPGA的供應(yīng)商提供的開(kāi)發(fā)工具,往往引出的管腳也有限,若使用Xilinx公司的芯片,安捷倫FPGA調(diào)試儀E5904B配合混合信號(hào)示波器使用,可以同時(shí)觀察FPGA內(nèi)部節(jié)點(diǎn)和外圍信號(hào)的互動(dòng)情況。
目前大量使用的數(shù)字 示波器大都是2通道或4通道,當(dāng)有大量數(shù)字信號(hào)需要被調(diào)試時(shí),條件好的工程師會(huì)借助于邏輯分析儀,但孤立地使用邏輯分析儀或數(shù)字示波器對(duì)混合信號(hào)電路的調(diào)試效率往往是很低的。如很多時(shí)候,電路中的關(guān)鍵握手活動(dòng)或特定任務(wù)執(zhí)行的驗(yàn)證往往牽涉到模擬信號(hào)和多路數(shù)字信號(hào)必須在某個(gè)時(shí)間段按一定時(shí)序出現(xiàn),因此需要把示波器和邏輯分析儀器同步起來(lái)一起使用
對(duì)于BGA等特殊封裝形式以及使用FPGA的電路,本身電路可測(cè)的管腳不是很多,18個(gè)或20個(gè)通道往往已是不錯(cuò),而且FPGA的供應(yīng)商提供的開(kāi)發(fā)工具,往往引出的管腳也有限,若使用Xilinx公司的芯片,安捷倫FPGA調(diào)試儀E5904B配合混合信號(hào)示波器使用,可以同時(shí)觀察FPGA內(nèi)部節(jié)點(diǎn)和外圍信號(hào)的互動(dòng)情況。
目前大量使用的數(shù)字 示波器大都是2通道或4通道,當(dāng)有大量數(shù)字信號(hào)需要被調(diào)試時(shí),條件好的工程師會(huì)借助于邏輯分析儀,但孤立地使用邏輯分析儀或數(shù)字示波器對(duì)混合信號(hào)電路的調(diào)試效率往往是很低的。如很多時(shí)候,電路中的關(guān)鍵握手活動(dòng)或特定任務(wù)執(zhí)行的驗(yàn)證往往牽涉到模擬信號(hào)和多路數(shù)字信號(hào)必須在某個(gè)時(shí)間段按一定時(shí)序出現(xiàn),因此需要把示波器和邏輯分析儀器同步起來(lái)一起使用